Técnico en Plataformas Informáticas - Ingeniería Ejecución Informática
¿Quieres reaccionar a este mensaje? Regístrate en el foro con unos pocos clics o inicia sesión para continuar.
Conectarse

Recuperar mi contraseña

Clock
Contadores Gratis
Mega.com
Amigos del Play 2

Buscar y Aportar

Anime


Mayo 2024
LunMarMiérJueVieSábDom
  12345
6789101112
13141516171819
20212223242526
2728293031  

Calendario Calendario


Intel Core Duo

Ir abajo

Intel Core Duo Empty Intel Core Duo

Mensaje  HarryKnight Sáb 19 Jul 2008, 18:08

Intel® Core Duo es un [microprocesador]] lanzado en enero del 2006 por Intel con dos núcleos de ejecución, optimizado para las aplicaciones de subprocesos múltiples y para la multitarea. Puede ejecutar varias aplicaciones exigentes simultáneamente, como juegos con gráficos potentes o programas que requieran muchos cálculos, al mismo tiempo que puede descargar música o analizar su PC con su antivirus en segundo plano.
Este microprocesador implementa 2Mb de caché compartida para ambos núcleos más un bus frontal de 667Mhz; además implementa un nuevo juego de instrucciones para multimedia (SSE3) y mejoras para las SSE y SSE2. Sin embargo, el desempeño con enteros es ligeramente inferior debido a su caché con mayor latencia. También incluye soporte para la tecnología Bit NX.
Intel® Core Duo es el primer microprocesador de Intel usado en las computadoras Apple Macintosh.
Existe también una versión con solo un nucleo denominada Core Solo
Especificaciones técnicas
El Core Duo contiene 151 millones de transistores, incluyendo la memoria caché de 2Mb. El núcleo de ejecución del procesador contiene un pipeline de 12 etapas con velocidades previstas de ejecución entre 2.33 y 2.50 GHz. La comunicación entre la caché L2 y los dos núcleos de ejecución es controlada por un módulo de bus árbitro que elimina el tráfico de coherencia a través del bus frontal (FSB), con el costo de elevar la latencia de la comunicación de núcleo-a-L2 de 10 ciclos de reloj (en el Pentium M) a 14 ciclos de reloj. El incremento de la frecuencia de reloj contrapesa el impacto del incremento en la latencia.
Las nuevas características de administración de energía incluyen control mejorado de temperatura, así como escalado independiente de energía entre los 2 núcleos, lo que resulta en un manejo de energía mucho más eficiente que los diseños anteriores.
Los 2 núcleos se comunican con el procesador a través de un bus frontal (FSB) de 667MHz.
HarryKnight
HarryKnight
Administrador
Administrador

Mensajes : 204
Fecha de inscripción : 19/07/2008
Edad : 37
Localización : 7° Region de Chile

https://tecplain.forosactivos.net

Volver arriba Ir abajo

Volver arriba


 
Permisos de este foro:
No puedes responder a temas en este foro.